# 数字逻辑

## 第三章 组合逻辑电路分析与设计

北京理工大学 计算机学院 黄永刚

#### □ 一个组合逻辑电路

- ➤ m 个布尔输入
- ▶ n 个布尔输出
- ▶ n 个转换函数: 每一个转换函数将 2<sup>m</sup> 个输入组合映射到一个输出,输出依赖于当前的输入



m 个布尔输入

n 个布尔输出

## 一. 设计过程

- □ 1. 规范化
- □ 2. 形式化
- □ 3. 优化
- □ 4. 工艺映射
- □ 5. 验证

- 1. 规范化
  - □指定组合电路行为
- 2. 形式化
  - □ 用真值表对输入输出形式化
- 3. 优化
  - □ 优化逻辑,减少门输入成本,如卡诺图优化
- 4. 工艺映射
  - □ 将优化后逻辑映射到实现工艺
- 5. 验证
  - □ 验证设计正确性

## 例子

#### □设计一个BCD码到余三码转换电路



#### 1. 规范化

□ 输入: 0到9的BCD码表示, 分别为0000-1001

□输出: 0到9的余三码表示, 在BCD码上加0011

#### 2. 形式化

- □ 由于只有4位,用真值表很容易表示
- □ 输入 BCD码
  - A,B,C,D
- □ 输出 余三码 W,X,Y,Z

| Input BCD    | Output Excess-3 |
|--------------|-----------------|
| A B C D      | WXYZ            |
| 0 0 0 0      | 0011            |
| 0001         | 0 1 0 0         |
| 0010         | 0101            |
| 0011         | 0110            |
| 0100         | 0111            |
| 0101         | 1000            |
| 0110         | 1001            |
| 0111         | 1010            |
| $1\ 0\ 0\ 0$ | 1011            |
| 1001         | 1100            |

- □可直接从真值表观察标准形式
  - ▶ 如何观察?
- □ 但是:
  - > 不够优化
  - > 门输入成本高
- □怎么办?
  - > 卡诺图优化
- □优化目标
  - ➤ 门输入成本G
  - > 即逻辑图中门的输入端的个数

| Input BCD | Output Excess-3 |
|-----------|-----------------|
| A B C D   | WXYZ            |
| 0 0 0 0   | 0011            |
| 0001      | 0100            |
| 0010      | 0101            |
| 0011      | 0110            |
| 0100      | 0111            |
| 0101      | 1000            |
| 0110      | 1001            |
| 0111      | 1010            |
| 1000      | 1011            |
| 1001      | 1100            |

#### □ 如何由真值表得到卡诺图?

| Input BCD<br>A B C D                                                             | Output Excess-3<br>WXYZ                                                          |
|----------------------------------------------------------------------------------|----------------------------------------------------------------------------------|
| 0 0 0 0<br>0 0 0 1                                                               | 0 0 1 1<br>0 1 0 0                                                               |
| $\begin{bmatrix} 0 & 0 & 1 & 0 \\ 0 & 0 & 1 & 1 \\ 0 & 1 & 0 & 0 \end{bmatrix}$  | $\begin{array}{c c} 0 & 1 & 0 & 1 \\ 0 & 1 & 1 & 0 \\ 0 & 1 & 1 & 1 \end{array}$ |
| $\begin{array}{c c} 0 & 1 & 0 & 0 \\ 0 & 1 & 0 & 1 \\ 0 & 1 & 1 & 0 \end{array}$ | $\begin{array}{c} 0111\\1000\\1001\end{array}$                                   |
| $ \begin{array}{c} 0 \ 1 \ 1 \ 1 \\ 1 \ 0 \ 0 \ 0 \end{array} $                  | $1010 \\ 1011$                                                                   |
| 1001                                                                             | 1100                                                                             |











#### □ 系统化简

- ① 确定所有主蕴含项
- ② 对质主蕴含项进行逻辑和
- ③ 加上非质主蕴含项来覆盖未被包含的1
  - > 选择规则
  - a. 尽可能减少主蕴含项重叠
  - b. 选择主蕴含项至少覆盖一个未被包含的1

#### □卡诺图优化结果

$$W = A + BC + BD$$

$$X = \overline{B}C + \overline{B}D + B\overline{C}\overline{D}$$

$$Y = CD + \overline{C}\overline{D}$$

$$Z = \overline{D}$$

- □ 能不能进一步优化?
- □ 优化目标是什么?

- □ 进一步优化思想: 提取公因子, 共享电路
- □ 有没有可以共享的?

$$W = A + BC + BD$$

$$X = \overline{B}C + \overline{B}D + B\overline{C}\overline{D}$$

$$Y = CD + \overline{C}\overline{D}$$

$$Z = \overline{D}$$

$$T_1 = C + D$$

$$W = A + BT_1$$

$$X = \overline{B}T_1 + B\overline{C}\overline{D}$$

$$Y = CD + \overline{C}\overline{D}$$

$$Z = \overline{D}$$

- $\Box$  G = 2 + 4 + 7 + 6 + 0 = 19
- □ 还能否进一步优化?

$$(\overline{C}\overline{D} = \overline{C} + \overline{D} = \overline{T}_1)$$

$$W = A + BT_1$$

$$X = \overline{B}T_1 + B\overline{T}_1$$

$$Y = CD + \overline{T}_1$$

$$Z = \overline{D}$$

 $\Box$  G = 2 + 4 + 6 + 4 + 0 = 16!

#### □优化的结果

$$W = A + BT_1$$
  
 $X = \overline{B}T_1 + B\overline{T}_1$   
 $Y = CD + \overline{T}_1$   
 $Z = \overline{D}$ 



#### 能否用一种或两种门实现?



### 联结词完备集

 $\{\neg, \vee\}$ 

 $\{\neg, \land\}$ 

 $\{\neg, \rightarrow\}$ 

 $\{\uparrow\}$ 

{↓}

- □ 给定设计好的电路概要图
  - > (含与门、或门、反相)
- □→到与非门
  - $\rightarrow$  库中含反相器和n-输入与非门, n=2,3,...
- □→到或非门
  - $\rightarrow$  库中含反相器和n-输入或非门, n=2,3,...

- □ 映射到与非门
  - $\rightarrow$  库中含反相器和n-输入与非门, n=2,3,...
- □映射过程
  - ① 用与非门替换掉与门和或门



#### □ 映射到与非门

 $\rightarrow$  库中含反相器和n-输入与非门, n=2,3,...

#### □映射过程

② 将反相器推过电路中的扇出点



- □ 映射到与非门
  - $\rightarrow$  库中含反相器和n-输入与非门,n=2,3,...
- □ 映射过程
  - ③ 抵消掉反相器对



- □ 映射到与非门
  - $\rightarrow$  库中含反相器和n-输入与非门, n = 2, 3, ...
- □映射过程
  - ④ 重复②和③直到在a和b之间只存在1反相器
    - a. 电路输入或与非门的输出
    - b. 与非门输入
  - ▶ 为什么要进行重复进行②和③?











- □ 映射到或非门
  - $\triangleright$  库中含反相器和n-输入或非门,n=2,3,...
- □映射过程
  - ① 用或非门替换掉与门和或门



- □ 映射到或非门
  - $\triangleright$  库中含反相器和n-输入或非门, n=2,3,...
- □映射过程
  - ② 将反相器推过电路中的扇出点
  - ③ 抵消掉反相器对
  - ④ 重复②和③直到在a和b之间只存在1个反相器
    - a. 电路输入或或非门的输出
    - b. 或非门输入







- □人工逻辑分析
- □模拟

#### ■人工逻辑分析

- > 找出实现电路真值表或方程式
- > 将实现电路真值表和规范真值表比较,或
- > 证明实现电路的方程式和规范方程式等价

| $T_1 = \overline{\overline{C} + D} = C + D$                                                                                                              |
|----------------------------------------------------------------------------------------------------------------------------------------------------------|
| $\mathbf{W} = \overline{\mathbf{A}} (\overline{\mathbf{T}_1 \mathbf{B}}) = \mathbf{A} + \mathbf{B} \mathbf{T}_1$                                         |
| $X = (T_1 B) (B \overline{C} \overline{D}) = \overline{B} T_1 + B \overline{C} \overline{D}$                                                             |
| $\mathbf{A} = \mathbf{C}\mathbf{\underline{D}} + \mathbf{\underline{C}}\mathbf{D} = \mathbf{C}\mathbf{D} + \mathbf{\underline{C}}\mathbf{\underline{D}}$ |
|                                                                                                                                                          |

| Input BCD<br>A B C D | Output Excess -3 WXYZ |
|----------------------|-----------------------|
|                      |                       |
| $0\ 0\ 0\ 0$         | 0011                  |
| 0001                 | 0 1 0 0               |
|                      |                       |
| 0010                 | 0 1 0 1               |
| 0011                 | 0110                  |
| 0011                 | 0110                  |
| $0\ 1\ 0\ 0$         | 0111                  |
| 0101                 | 1000                  |
| 0101                 | 1000                  |
| 0110                 | 1001                  |
|                      |                       |
| 0111                 | 1010                  |
| $1\ 0\ 0\ 0$         | 1011                  |
| 4.0.04               | 4.0.4.4               |
| 1001                 | 1011                  |

#### □ 模拟

- > 以Verilog为例: Verilog是一种硬件描述语言
- ① 使用Verilog 对电路进行编程实现
- ② 编写测试程序,即TestBench
  - > 产生模拟信号
  - > 将产生信号加到实现电路上
- ③ 将输出与期望值比较

- □ 例子: 一个加法器
  - ① 使用Verilog 对电路进行编程实现

```
1 module add(a,b,c,d,e);// 模块接口
2 input [5:0] a; // 输入信号a
3 input [5:0] b; // 输入信号b
4 input [5:0] c; // 输入信号a
5 input [5:0] d; // 输入信号b
6
7 output[7:0] e; // 求和输出信号
```

- □ 例子: 一个加法器
  - ② 编写TestBench: 产生模拟信号

- □ 例子: 一个加法器
  - ② 编写TestBench: 将产生信号加到实现电路上

```
// 调用被仿真模块模块
add uut (
.a(a),
.b(b),
.c(c),
.d(d),
.e(e));
```

□例子: 一个加法器

③ 将输出与期望值比较



# 二. 组合逻辑功能模块

- □ 1. 组合功能模块
- □ 2. 基本逻辑函数
- □ 3. 译码和译码器
- □ 4. 基于译码器的组合电路
- □ 5. 编码和编码器
- □ 6. 选择和复用器
- □ 7. 基于复用器的组合电路

# 1. 组合功能模块

### □ 组合功能模块

- > 在电路设计中经常使用的公共模块
- > 每个功能模块对应一个组合电路实现

### □ 按集成度高低的不同

- > 小规模集成电路 (SSI): 10-100 个晶体管
- > 中规模集成电路 (MSI): 100-1000
- > 大规模集成电路 (LSI): 1000-100000
- ➤ 超大规模集成电路 (VLSI): 100000以上

# 1. 组合功能模块

- □ 芯片(集成电路)工艺 (nm)
  - > 晶体管栅极的宽度, 也称栅长
  - > 栅长越短
    - > 同尺寸的硅片可集成更多晶体管
    - > 频率越高, 功耗更低
- □ 目前水平: 7nm, 迈向5nm

- □ 单变量函数
- □ 多位函数
- □ 使能函数

### □ 单变量函数

> 一个变量X的函数

(a)

> 可以在输入处用作功能块

$$X F = 0 F = X F = \overline{X} F = 1$$

$$0 0 0 1 1$$

$$1 0 1 0 1$$

$$V_{CC} or V_{DD}$$

$$F = 1 X (c)$$

$$F = X$$

$$F = 0 F = 0$$

$$(a) (b) (d)$$

### □ 多位函数

- > 1位函数的向量
- ➤ 粗线代表总线, 其是一个向量信号, 如图(b)
- > 可以从总线中分割出一个位子集,如(c,d)

- □ 使能函数
  - 是否允许信号从输入传到输出
  - ➤ 引入使能信号EN
    - ➤ EN=1 允许信号传输
    - ➤ EN=0 阻止信号传输
      - 輸出用固定值替代,可能是0或者1
- □ 固定值是 0

□ 固定值是 1

#### □ 译码

- ➤ 输入n位, 输出m (n ≤ m ≤ 2<sup>n</sup>) 位
- 例子:输入二进制码,在输出中将对应位置1
  - **>**010→00000100

#### □ 编码

- ➤ 输入最大m (n ≤ m ≤ 2<sup>n</sup>) 位, 输出n位
- 例子: 输入中某位为1, 输出中编码出位置
  - > 00000100 → 010

#### □ 译码和编码互逆

#### □ 译码

- ➤ 输入n位, 输出m (n ≤ m ≤ 2<sup>n</sup>) 位
- 例子:输入二进制码,在输出中将对应位置1
  - **>010→00000100**

#### □ 译码器

- > 实现译码功能的电路
- ▶ n-m 译码器
- ➤ 例子:
  - ▶ 輸入: 1的位置的编码, 如010
  - 输出: 只有1位是1的输出,如 00000100

### □ 如何设计一个1-2 译码器?

| A | $\mathbf{D}_0$ | $\mathbf{D}_1$ |  |  |
|---|----------------|----------------|--|--|
| 0 | 1              | 0              |  |  |
| 1 | 0              | 1              |  |  |

$$D_0 = \overline{A}$$

$$D_1 = A$$



### □ 如何设计一个2-4译码器?

| $\mathbf{A}_1$ | $\mathbf{A}_{0}$ | $\mathbf{D}_0$ | $\mathbf{D}_1$ | $\mathbf{D}_2$ | $\mathbf{D}_3$ |
|----------------|------------------|----------------|----------------|----------------|----------------|
| 0              | 0                | 1<br>0         | 0              | 0              | 0              |
| 0              | 1                | 0              | 1              | 0              | 0              |
| 1              | 0                | 0              | 0              | 1              | 0              |
| 1              | 1                | 0              | 0              | 0              | 1              |

$$D_0 = \overline{A}_1 \, \overline{A}_0$$

$$D_1 = \overline{A}_1 \, A_0$$

$$D_2 = A_1 \, \overline{A}_0$$

$$D_3 = A_1\,A_0$$



### □ 1-2译码器和2-4译码器有什么联系?





- 2-4译码器构成
- ▶ 2个1-2译码器▶ 4个与门

- □ n-2<sup>n</sup> 译码器展开
  - ▶需要2″个与门
  - > 每个输出与门被两个译码器驱动
    - > 这两个译码器输入相等或相差1
  - > 将这两个译码器按照同样过程展开
  - ▶ 直至到1-2译码器
- □ 上述过程可经修改应用到输出≠ 2n 的译码器

- □例子: 3-8 译码器
  - > 需要8个输出与门
  - > 每个输出与门被两个译码器驱动
    - > 最相近的两个译码器
      - > 2-4 译码器
      - > 1-2 译码器

#### □ 2-4译码器

- > 需要4个输出与门
- > 每个输出与门被两个译码器驱动
  - ▶ 最相近的两个译码器
    - > 2个 1-2 译码器



□ 如何构建一个7-128 译码器?



- □ 7-128 译码器
  - > 需要128个输出与门
  - > 每个输出与门被两个译码器驱动
    - ▶ 最相近的两个译码器
      - > 4-16 译码器
      - > 3-8 译码器
  - □ 4-16译码器
    - > 需要16个输出与门
    - > 每个输出与门被两个译码器驱动
      - ▶ 最相近的两个译码器
        - > 2个 2-4 译码器

- □ 带有使能的译码器
  - ➤ 电路输出增加使能信号-EN
- □ 真值表
  - ➤ 注意X可以表示0和1
- □ 也被称为1-4 多路分配器
  - ➤ EN为输入数据
  - ➤ A₁A₀ 为输出端选择信号
    - > 可以看作使能信号
  - > 将数据输出到选择输出端
- □ 同一电路,两个视角



(a)



# 4. 基于译码器的组合电路

- □ 实现1个函数, 其中有n个变量
  - > 最小项之和的表达式,即标准型
    - ➤ 一个n-2<sup>n</sup> 译码器, 译码器输出对应最小项
    - ▶1个或门,将最小项或起来

#### □ 方法1:

- > 得到函数的真值表
- 如果1在真值表中,就连接译码器输出和或门

#### □ 方法2:

- > 得到输出函数的最小项
- > 将最小项用或门连接起来

# 4. 基于译码器的组合电路

#### □ 例子

$$P_1 = \Sigma_m(1,2,5,6,8,11,12,15)$$

$$P_2 = \Sigma_m(1,3,4,6,8,10,13,15)$$

$$P_4 = \Sigma_m(2,3,4,5,8,9,14,15)$$

- □ 有没有问题?
- □门输入成本太高



#### □译码

- ➤ 输入n位, 输出m (n ≤ m ≤ 2<sup>n</sup>) 位
- 例子:輸入二进制码,在輸出中将对应位置1
  - **>**010→00000100

#### □ 编码

- ➤ 输入最大m (n ≤ m ≤ 2<sup>n</sup>) 位, 输出n位
- 例子: 输入中某位为1, 输出中编码出位置
  - > 00000100 → 010

#### □ 译码和编码互逆

#### □ 编码

- ➤ 输入最大m (n ≤ m ≤ 2<sup>n</sup>) 位, 输出n位
- 例子: 输入中某位为1, 输出中编码出相应位
  - > 00000100 → 010

#### □ 编码器

- > 实现编码功能的电路
- ➤ m-n 编码器
- > 例子:
  - 输入: 只有1位是1的输入, 如 00000100
  - 输出: 1的位置的编码,如010

- □ 例子: 十进制-BCD编码器
  - ➤ 输入: 10位代表从0到9, (D<sub>0</sub>, ..., D<sub>9</sub>)
  - ▶ 输出: 4位BCD码
  - ▶ 函数: 若D<sub>i</sub> 是1, 则输出(A<sub>3</sub>, A<sub>2</sub>, A<sub>1</sub>, A<sub>0</sub>)是iBCD码
- □ 如何得到电路?
  - ▶ 真值表→卡诺图优化→优化
  - 但是10个输入?

- □ 思考: A<sub>i</sub> 什么时候是1?
  - $\rightarrow$  i的二进制中 $A_i$ 位是1
  - ➤ 输入D<sub>i</sub> 是布尔方程A<sub>i</sub> 的一项

#### □ 布尔方程

$$> A_3 = D_8 + D_9$$

$$\rightarrow$$
 A<sub>2</sub> = D<sub>4</sub> + D<sub>5</sub> + D<sub>6</sub> + D<sub>7</sub>

$$\rightarrow$$
 A<sub>1</sub> = D<sub>2</sub> + D<sub>3</sub> + D<sub>6</sub> + D<sub>7</sub>

$$> A_0 = D_1 + D_3 + D_5 + D_7 + D_9$$

- □ 如果输入中不止一位为1
  - 女口0100010000
  - 则编码器输出:多个位编码的或
  - > 不能正常工作
- □ 怎么办?
- □ 思想: 选择最重要的输入位编码
  - > 能接受所有的输入组合
  - > 能产生有意义的输出
  - > 优先编码器

□ 例子: 5输入优先编码器

➤ 输入: (D<sub>4</sub>, D<sub>3</sub>, D<sub>2</sub>, D<sub>1</sub>, D<sub>0</sub>)

▶ 输出: A<sub>2</sub>, A<sub>1</sub>, A<sub>0</sub> 和 V, V表示是否有1出现

| No. of Min-<br>terms/Row | Inputs |           |    |    | Outputs |    |    |    |   |
|--------------------------|--------|-----------|----|----|---------|----|----|----|---|
|                          | D4     | <b>D3</b> | D2 | D1 | D0      | A2 | A1 | A0 | V |
| 1                        | 0      | 0         | 0  | 0  | 0       | X  | X  | X  | 0 |
| 1                        | 0      | 0         | 0  | 0  | 1       | 0  | 0  | 0  | 1 |
| 2                        | 0      | 0         | 0  | 1  | X       | 0  | 0  | 1  | 1 |
| 4                        | 0      | 0         | 1  | X  | X       | 0  | 1  | 0  | 1 |
| 8                        | 0      | 1         | X  | X  | X       | 0  | 1  | 1  | 1 |
| 16                       | 1      | X         | X  | X  | X       | 1  | 0  | 0  | 1 |

□ X表示0或1,表条目对应乘积项而不是最小项

- □如何得到电路?
  - > 真值表 > 卡诺图优化 > 优化
  - ▶ 但是5个输入?
- □ 可以直接从表中读出方程,并进行优化
- □ 观察法

| No. of Min- | Inputs |           |    |    | Outputs |    |    |    |   |
|-------------|--------|-----------|----|----|---------|----|----|----|---|
| terms/Row   | D4     | <b>D3</b> | D2 | D1 | D0      | A2 | A1 | A0 | V |
| 1           | 0      | 0         | 0  | 0  | 0       | X  | X  | X  | 0 |
| 1           | 0      | 0         | 0  | 0  | 1       | 0  | 0  | 0  | 1 |
| 2           | 0      | 0         | 0  | 1  | X       | 0  | 0  | 1  | 1 |
| 4           | 0      | 0         | 1  | X  | X       | 0  | 1  | 0  | 1 |
| 8           | 0      | 1         | X  | X  | X       | 0  | 1  | 1  | 1 |
| 16          | 1      | X         | X  | X  | X       | 1  | 0  | 0  | 1 |

$$\begin{aligned} \mathbf{A}_2 &= \mathbf{D}_4 \\ \mathbf{A}_1 &= \overline{\mathbf{D}}_4 \mathbf{D}_3 + \overline{\mathbf{D}}_4 \overline{\mathbf{D}}_3 \mathbf{D}_2 = \overline{\mathbf{D}}_4 \mathbf{F}_1, \ \mathbf{F}_1 = (\mathbf{D}_3 + \mathbf{D}_2) \\ \mathbf{A}_0 &= \overline{\mathbf{D}}_4 \mathbf{D}_3 + \overline{\mathbf{D}}_4 \overline{\mathbf{D}}_3 \overline{\mathbf{D}}_2 \mathbf{D}_1 = \overline{\mathbf{D}}_4 (\mathbf{D}_3 + \overline{\mathbf{D}}_2 \mathbf{D}_1) \\ \mathbf{V} &= \mathbf{D}_4 + \mathbf{F}_1 + \mathbf{D}_1 + \mathbf{D}_0 \end{aligned}$$

- □选择
  - ▶计算机系统的关键功能模块
- □ 执行选择的电路
  - > 输入
    - >一组待选择的数据
    - >一组用来进行选择的选择信号
  - > 一个输出
- □ 执行选择的逻辑电路被称为多路复用器

- □ 多路复用器: 从输入选择信息并输出
  - > 输入
    - ▶ 待选择数据: 最多 2<sup>n</sup> 个输入 (I<sub>2</sub><sup>n</sup> <sub>- 1</sub>, ... I<sub>0</sub>)
    - ▶ 选择信号: n个, (S<sub>n-1</sub>, ... S<sub>0</sub>)
  - ▶ 1个输出: Y

- □ 例子: 2-1多路复用器
- □输入
  - □ 待选择数据: 2<sup>1</sup>个, I<sub>0</sub>, I<sub>1</sub>
  - □ 选择信号: n = 1个, S<sub>0</sub>
    - $\square S_0 = 0$  选择输入  $I_0$
    - □ S<sub>0</sub> = 1 选择 I<sub>1</sub>
- □ 输出: Y
- □方程

$$Y = \overline{S}I_0 + SI_1$$

□ 电路:



□ 例子: 2-1多路复用器



- □ 1-2 译码器
- □ 2个 使能 (2输入与门)
- □ 2-输入或门

- □ 2<sup>n</sup>-1 多路复用器
  - □ n-2<sup>n</sup> 译码器
  - □ 2<sup>n</sup> 使能 (2输入与门)
  - □ 2<sup>n</sup> 输入或门
- □ 后面两个看作2n ×2与或门
  - □ 2 表示与门输入数量
  - □ 2<sup>n</sup> 表示与门的数量
  - □ 1个2n 输入的或门

- □ 2²-1 多路复用器
  - □ 2-22 译码器
  - □ 2<sup>2</sup> × 2 与-或门



- □ 位宽展开: 4-1 四位多路复用器
  - □ 选择位向量而不是单个位
  - □ 同一个译码器
  - □ 平行的使用四个2<sup>n</sup> × 2 与-或



### 7. 基于复用器的组合电路

□ 实现m个函数,包含n个变量

□ 方法1: m位宽 2<sup>n</sup>-1 多路复用器

□ 方法2: m位宽2<sup>n-1</sup>-1多路复用器

- □ 方法1: m位宽 2<sup>n</sup>-1 多路复用器
  - □ 得到函数的真值表
  - □ 根据真值表
    - □ 将函数输入S<sub>n-1</sub>, ..., S<sub>0</sub> 作为选择信号
    - □ 真值表中的值作为多路复用器的待选择数据
    - □ 将多路复用器的输出标识成函数输出

- □ 例子: 格雷码到二进制码转换
- □真值表如图所示
  - $\square x = C$
  - □ y和z比较复杂

| Gray  | Binary |
|-------|--------|
| A B C | хуz    |
| 000   | 0 0 0  |
| 100   | 0 0 1  |
| 110   | 0 1 0  |
| 010   | 0 1 1  |
| 011   | 100    |
| 111   | 101    |
| 101   | 110    |
| 001   | 111    |

- □ 重新排列使得输入按计数顺序
- □ y和z 可通过双位8-1多路复用器实现
  - □ 将A, B, C连接到选择信号
  - □ 将y和z连接到两个输出
  - □ 将各自真值连接到待选择数据

| Gray  | Binary |
|-------|--------|
| ABC   | хуz    |
| 000   | 000    |
| 001   | 111    |
| 010   | 0 1 1  |
| 0 1 1 | 100    |
| 100   | 0 0 1  |
| 101   | 110    |
| 110   | 0 1 0  |
| 111   | 101    |



| Gray  | Binary |
|-------|--------|
| ABC   | хуz    |
| 000   | 000    |
| 001   | 111    |
| 010   | 0 1 1  |
| 0 1 1 | 100    |
| 100   | 0 0 1  |
| 101   | 110    |
| 110   | 0 1 0  |
| 111   | 101    |



- □ 方法2: m位宽 2n-1-1 多路复用器
  - □ 得到函数的真值表
    - □ 基于n-1个变量值,将真值表中的行配对
      - □ n-1个变量一致
    - □ 设剩下的变量为X
    - □ 每一配对中,将输出表达成 $(0, 1, X, \overline{X})$
  - □ 根据真值表
    - □ 将n-1个变量作为选择信号
    - □ (0, 1, X, x)作为待选择数据
    - □ 将多路复用器的输出标识成函数输出

- □ 例子: 格雷码到二进制码转换
- □真值表如图所示
  - $\square x = C$
  - □ y和z比较复杂

| Gray  | Binary |
|-------|--------|
| A B C | хуz    |
| 000   | 0 0 0  |
| 100   | 0 0 1  |
| 110   | 010    |
| 010   | 0 1 1  |
| 011   | 100    |
| 111   | 101    |
| 101   | 110    |
| 001   | 111    |

#### □ 重排真值表,使得输入按照计数升序

| Gray<br>A B C | Binary Rudimentary  x y z  Functions of  C for y |                                      | Rudimentary<br>Functions of<br>C for z |
|---------------|--------------------------------------------------|--------------------------------------|----------------------------------------|
| 000           | 000                                              | $\mathbf{F} = \mathbf{C}$            | $\mathbf{F} = \mathbf{C}$              |
| 010           | 0 1 1 1 0 0                                      | $\mathbf{F} = \overline{\mathbf{C}}$ | $\mathbf{F} = \overline{\mathbf{C}}$   |
| 100           | 0 0 1 1 1 0                                      | $\mathbf{F} = \mathbf{C}$            | $\mathbf{F} = \overline{\mathbf{C}}$   |
| 110           | 0 1 0<br>1 0 1                                   | $\mathbf{F} = \overline{\mathbf{C}}$ | $\mathbf{F} = \mathbf{C}$              |

| Gray<br>A B C  | Binary<br>x y z |                                      |                                      |
|----------------|-----------------|--------------------------------------|--------------------------------------|
| 0 0 0          | 0 0 0           | $\mathbf{F} = \mathbf{C}$            | <b>F</b> = <b>C</b>                  |
| 010            | 0 1 1 1 1 0 0   | $\mathbf{F} = \overline{\mathbf{C}}$ | $\mathbf{F} = \overline{\mathbf{C}}$ |
| 100            | 0 0 1 1 1 0     | F = C                                | $F = \overline{C}$                   |
| 1 1 0<br>1 1 1 | 0 1 0 1 0 1     | $\mathbf{F} = \overline{\mathbf{C}}$ | F = C                                |



| Gray<br>A B C | Binary<br>x y z |                                      |                                      |
|---------------|-----------------|--------------------------------------|--------------------------------------|
| 000           | 0 0 0           | $\mathbf{F} = \mathbf{C}$            | $\mathbf{F} = \mathbf{C}$            |
| 010           | 0 1 1 1 1 0 0   | $\mathbf{F} = \overline{\mathbf{C}}$ | $\mathbf{F} = \overline{\mathbf{C}}$ |
| 100           | 0 0 1 1 1 0     | F = C                                | $\mathbf{F} = \overline{\mathbf{C}}$ |
| 110<br>111    | 0 1 0<br>1 0 1  | $F = \overline{C}$                   | F = C                                |



- □ 方法1 VS 方法2
  - □ 方法1简单,方法2复杂
  - □ 方法2 的门成本约是方法1的一半

- □ 3-42 使用2个8-1多路复用器来构造一个15-1多路复用器。两个多路复用器应该相互连接,这样用于产生选择码0000至1110上的附加逻辑就最少。
- □ 提示:
- □ 两个多路复用器: 1号, 2号
  - □ 1号多路复用器可以选择8个数据: 0000-0111
  - □ 2号多路复用器
    - □ 选择7个数据: 1000-1110
    - □ 1号多路复用器的输出→1111
  - □ 将最高位作为复用器选择信号

## 三. 算术功能模块

- □ 1. 迭代组合电路
- □ 2. 二进制加法器
- □ 3. 二进制减法器
- □ 4. 其他算术模块

# 1. 迭代组合电路

- □ 设计一个电路来处理32位二进制加法
  - 輸入数量 =?
  - > 真值表行数 =?
  - 布尔方程的输入变量个数?
  - > 布尔方程包含非常多项
- □ 实际中不可行
- □ 那怎么办?
- □ 基本思想: 利用规律性来简化设计

### 1. 迭代组合电路

- □ 类似的算术功能有以下规律:
  - > 对二进制向量进行操作
  - > 对每一位进行同样的子函数操作
- □ 设计子函数功能模块, 重复使用得到总体功能
- ■単元
  - > 子函数模块
- □ 迭代阵列
  - > 相互连接的单元的阵列

# 1. 迭代组合电路

- ■単元
- □ 迭代阵列



- □ 半加器: 2输入按位加功能模块
- □ 全加器: 3输入按位加功能模块
- □ 行波进位加法器: 二进制加法迭代阵列

□半加器

□ 输入: X, Y

□ 输出:和位S,进位C

□半加器

□ 输入: X, Y

□ 输出:和位S,进位C

| X | Y | C | S |
|---|---|---|---|
| 0 | 0 | 0 | 0 |
| 0 | 1 | 0 | 1 |
| 1 | 0 | 0 | 1 |
| 1 | 1 | 1 | 0 |

| S |    | Υ  |
|---|----|----|
|   | 0  | 1, |
| X | 1, | 3  |

| С |   | Υ  |  |
|---|---|----|--|
|   | 0 | 1  |  |
| Χ | 2 | 13 |  |

- □可以得到多种表示
- □ 最常见实现:

$$S = X \oplus Y$$
  
 $C = X \cdot Y$ 



#### □ 全加器

- □ 输入: X, Y, 进位Z
- □ 输出:和位S,进位C

□ 全加器

□ 输入: X, Y, 进位Z

□ 输出:和位S,进位C

| $\mathbf{X}$ | $\mathbf{Y}$ | Z | C | S |                                       |
|--------------|--------------|---|---|---|---------------------------------------|
| 0            | 0            | 0 | 0 | 0 | S                                     |
| 0            | 0            | 1 | 0 | 1 |                                       |
| 0            | 1            | 0 | 0 | 1 | \ \ \ \ \ \ \ \ \ \ \ \ \ \ \ \ \ \ \ |
| 0            | 1            | 1 | 1 | 0 | <b>X</b>                              |
| 1            | 0            | 0 | 0 | 1 | L                                     |
| 1            | 0            | 1 | 1 | 0 |                                       |
| 1            | 1            | 0 | 1 | 0 |                                       |
| 1            | 1            | 1 | 1 | 1 |                                       |





□ S 是三位异或函数 (奇函数)

$$S = X \oplus Y \oplus Z$$

- $\square$  C是  $C = XY + (X \oplus Y)Z$ 
  - ➤ 项 X·Y 是进位生成
  - ➤ 项 X⊕Y 是进位传播

- □ 全加器概要图
- □ X,Y, Z (上页) 是A, B, C
- □同时
  - ➤ G = 进位生成
  - ➤ P = 进位传播
- □组成
  - ▶ 两个半加器
  - > 一个或门



- □ 4位行波进位加法器
  - > 迭代阵列
  - ▶单元
    - > 1位全加法器



- □二进制补码
  - ▶ B的补码为2n-B
- □二进制反码
  - ➤ B的反码为2n-1-B
  - > 按位取反
- □二进制补码
  - ▶ 按位取反加1

- □减法可以按照补码的加法执行
- □ A-B 即是
- $\square$  A>=B
  - $> 2^n + A B$
  - ➤ 得到A-B
- □ A < B</p>
  - $> 2^{n}-(B-A)$
  - ➤ 得到B-A的补码
- □ 无符号数加减运算规则
- □ 采用符号-补码表示有符号数运算规则
- □ 两者一致

- □ 电路如图所示,计算A+B和A-B
  - ➤ S=1, 减法
  - ➤ S=0, 加法



#### □ 溢出

- ➤ 进位C<sub>n</sub>
- $\triangleright V = C_n \oplus C_{n-1}$

#### □ 无符号数

- > 加法
  - C<sub>n</sub> 为1发生溢出
  - C<sub>n</sub> 为0无溢出
- > 减法
  - C<sub>n</sub>为1:结果为正,无需校正
  - C<sub>n</sub>为0:结果为负数补码,需要校正

#### □ 溢出

- ➤ 进位C<sub>n</sub>
- $\triangleright V = C_n \oplus C_{n-1}$
- □ 有符号数(符号-补码)
  - ▶ V=0, 无溢出
  - ➤ V=1, 有溢出,表明运算结果有n+1位,溢 出位为符号位

- □压缩
- □递增
- □ 递减
- □常数乘法
- □常数除法
- □零扩充和符号扩展

#### □压缩

- > 针对特定应用将已有电路化简成一个简单电路
- > 简化电路设计, 代替直接设计电路
- > 通过将输入端的值固定、传递和取反
- ➤ 将未使用的输出端置为X
  - ✓ 该输出门和仅驱动该输出门的门可移去

#### □ 递增器

$$> C_0 = 0$$

$$> B_0 = 1 B_1 = 0 B_2 = 0$$

$$> C_3 = X$$





# □ 递增器





#### □递减器

$$> C_0 = 0$$

$$>$$
 B<sub>0</sub>=1 B<sub>1</sub>=1 B<sub>2</sub>=1 B<sub>3</sub>=1

$$\succ C_4 = X$$



#### □ 递减器

- > S=1
- > B<sub>0</sub>=1 B<sub>1</sub>=0 B<sub>2</sub>=0 B<sub>3</sub>=0
- $\succ C_4 = X$



#### □ 常数乘法(101)

 $B_3B_2B_1B_0$   $B_3B_2B_1B_0$   $B_3B_2B_1B_0$ 



□ 常数乘法(100)



#### □常数除法



- □ 零填充: 用于增加操作数的位数
- □ 11110101填充成16位
  - 左填充: 000000011110101
  - 右填充: 11110101000000000

- □ 符号扩展: 增加符号-补码表示符号数位数
- □ 01110101 符号扩展到16位
  - > 0000000001110101
- □ 11110101 符号扩展到16位
  - 111111111111110101
- □ 11110101 零填充到16位
  - > 0000000011110101
  - > 不正确